PIC18(L)F67K40中文数据手册.pdf

想预览更多内容,点击预览全文

申明敬告:

本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己完全接受本站规则且自行承担所有风险,本站不退款、不进行额外附加服务;如果您已付费下载过本站文档,您可以点击这里二次下载

文档介绍

PIC18(L)F67K40采用XLP技术的64引脚低功耗高性能单片机说明PIC18(L)F67K40单片机具有模拟外设、独立于内核的外设和通信外设,并结合了超低功耗(eXtremeLow-Power,XLP)技术,适用于一系列广泛的通用和低功耗应用。这些64引脚器件配备了10位带计算功能的ADC(ADCwithComputation,ADCC),支持自动电容分压器(CapacitiveVoltageDivider,CVD)技术,可用于高级触摸传感、平均、滤波、过采样和执行自动阈值比较。此外,它们还提供一组独立于内核的外设,例如互补波形发生器(ComplementaryWaveformGenerator,CWG)、窗口看门狗定时器(WindowedWatchdogTimer,WWDT)、循环冗余校验(CyclicRedundancyCheck,CRC)/存储器扫描、过零检测(Zero-CrossDetect,ZCD)和外设引脚选择(PeripheralPinSelect,PPS),用于提高设计灵活性和降低系统成本。内核特性节能工作模式•C编译器优化的RISC架构•打盹:CPU和外设以不同的周期速率运行(通常•仅83条指令CPU速率较低)•工作速度:•空闲:CPU暂停而外设工作-DC–64MHz时钟输入•休眠:最低功耗-最小指令周期为62.5ns•外设模块禁止(PeripheralModuleDisable,•可编程2级中断优先级PMD):•31级深硬件堆栈-能够选择性地禁止硬件模块,以最大程度降低•4个带硬件限制定时器(HardwareLimitTimer,未用外设的工作功耗HLT)的8位定时器(TMR2/4/6/8)超低功耗(XLP)特性•5个16位定时器(TMR0/1/3/5/7)•休眠模式:50nA(1.8V时,典型值)•低电流上电复位(Power-onReset,P

最近下载