武汉理工大学课程设计数字钟.doc

想预览更多内容,点击预览全文

申明敬告:

本站不保证该用户上传的文档完整性,不预览、不比对内容而直接下载产生的反悔问题本站不予受理。如果您已付费下载过本站文档,您可以点击这里二次下载

文档介绍

武汉理工大学《数字电子技术基础》课程设计说明书PAGE2PAGE0目录TOC\o"1-3"\h\z\u摘要11数字钟总构成22数字钟单元电路设计32.11HZ方波信号设计32.2时间计数单元电路设计42.2.1计数器74LS90和74LS16142.2.2时计时电路72.2.3分(秒)计时电路92.2.4计时电路的比较112.3译码显示单元电路设计112.3.1译码器74LS48122.3.2显示器LG5011AH132.3.3译码显示电路142.4校时单元电路设计143数字钟的实现及工作原理154电路的安装与调试165心得体会17参考文献19摘要数字钟是一种用数字电路技术实现时、分、秒计时的钟表。与机械钟相比具有更高的准确性和直观性,具有更长的使用寿命,电子钟表具有价格便宜,质量轻,定时误差小等优点,被广泛的应用在生产,已得到广泛的使用。数字钟的设计方法有许多种,本次试验运用555多谐振荡器、计时器、显示译码器、校正时间电路设计出可以显示时分秒(时为12进制,分为60进制)并且可以校时的多功能数字钟。关键词:数字钟计时器555多谐振荡器显示译码器多功能数字钟的设计与制作1数字钟总构成数字钟由1HZ的方波信号发生器、计时器、显示译码器、校时电路组成。其框图如下图1.1所示。时译码显示时译码显示分译码显示秒译码显示时计数器分计数器秒计数器校时电路1HZ方波信号图1.1数字钟框图1HZ信号发生器由555定时器构成的多谐振荡器产生。时分秒计时器由计数器组成。其中,时为十二进制,时个位为二进制,时十位为十进制,在计数为十二时同时清零;分为六十进制,分(秒)十位为六进制,分(秒)个位为十进制。译码显示部分由BCD七段显示译码器驱动显示器件,以显示数字。校时电路用以重新接通电源或走时出现误差时都需要对时间进行校正。有时校正和分校正功能,在小时校正时不影响分和秒的正常

您可能关注的文档

最近下载