EDA课程设计报告数字秒表设计.doc

想预览更多内容,点击预览全文

申明敬告:

本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己完全接受本站规则且自行承担所有风险,本站不退款、不进行额外附加服务;如果您已付费下载过本站文档,您可以点击这里二次下载

文档介绍

PAGE2EDA课程设计报告一.设计任务1.1基本功能:a.精度达到0.1秒。b.有一个开始和暂停计时按键、一个加减计时按键、一个复位按键。1.2其它功能:有倒计时功能1.3其他要求:a.系统时钟采用12MHz有源晶振;b.主芯片采用CPLD器件,型号为ALTERA的EPM7064SL-44;c.采用数码管显示。二.设计方案2.1实现方法:a.先根据所要实现的基本要求和基本功能,用protel2004软件画出其原理图;b.画出PCB版(老师代做),设计程序并进行仿真,成功后将PCB板做出;c.将所需器件购买齐全,即可进行焊接测试,注意由于焊接难度较大,焊接时一定要仔细认真;d.将设计好的EDA程序,进行编译仿真测试,成功后,下载到芯片上即可,观察是否为其所要求的功能,并进行调试,达到要求为止。2.2电路原理图电路原理如图(一)所示:图(一)2.3所需器件a.ALTERA的EPM7064SL-44CPLD芯片一个b.有源晶振一个c.插针一排d.四位数码管一个e.四腿插槽一个f.C8550三极管四个g.按键三个h.220欧电阻10个i.1k电阻四个7个j.导线两根2.4工作原理将晶振分频,产生时钟信号,每次0.05秒,则每隔0.1秒产生时钟进位,将产生的信号通过数码管进行译码显示,进行动态扫描。根据几个按键按下与否判断是否暂停,倒计时,秒表显示。整个电路有芯片程序控制,外围按键间接控制,数码显示,下载链接部分组成。三.设计程序3.1系统组成框图系统组成框图如图(二)所示:数字秒表数字秒表计时控制电路控制状态机计时电路显示电路分频电路计数器六进制计数器扫描电路段译码器十进制计数器图(二)3.2程序流程图程序流程图如图(三)所示:NN开始产生时钟信号NN开始产生时钟信号复位键按下了吗YN暂停键按下了吗YN是正计时吗是倒计时吗秒表正计时秒表倒计时结束YY图(三)3.3设计程序及主要部

最近下载