计数、译码、显示电路实验报告实验.docx

想预览更多内容,点击预览全文

申明敬告:

本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己完全接受本站规则且自行承担所有风险,本站不退款、不进行额外附加服务;如果您已付费下载过本站文档,您可以点击这里二次下载

文档介绍

本科生实验报告课程名称:电子技术实验实验名称:计数、译码、显示电路学院:专业班级:学生姓名:学号:实验时间:实验地点:指导教师:大连海洋大学教务处大连海洋大学本科生实验报告实验目的:1.了解中规模集成计数器CT4192(74LS192)的使用方法。2.学习显示译码器的逻辑功能。3.掌握七段数码显示器的逻辑功能与使用方法。4.学习搭建计数、译码、显示电路。计数器计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其他特定的逻辑功能。74LS192(CT4192)是同步十进制可逆计数器,具有双时钟输入,并具有置数和清零功能,其引脚排列及逻辑符号如图1所示。的逻辑功能见表1。当清除端CR为电平“1”时,计数器直接清零,CR置低电平则执行其他功能;当CR为低电平,置数端LD为低电平“0”时,数据直接从置数端D0、D1、D2、D3置入计数器;当CR为低电平,LD为高电平时,执行计数功能。执行加计数时,减计数端CPD接高电平“1”,计数脉冲由CPu输入;在计数脉冲上升沿“↑”时进行8421码十进制加法计数。相反,执行减计数时,加计数端CPu接高电平“1”,计数脉冲由减计数端CPD输入,在计数脉沖上升沿“↑”时进行8421码十进制减法计数。图174LS74引脚排列及逻辑符号表1双时钟加/减记数器74LS192功能表输入输出CRCPUCPDD3D2D1D0Q3Q2Q1cbadcba011加计数011减计数0111保持数码显示器常用的显示器件有半导体数码管、液晶数码管和荧光数码管等。半导体数码管(或称LED数码管)的基本单元是发光二极管LED,它将十进制数码分成七个字段,每段为一发光二极管,其字形结构如图2所示。选择不同字段发光,可显示出不同的字形。例如,当a、b、c、d、e、f、g七个字段全亮时,显示出“8”;b、c段亮时,显示出“1

最近下载