可编程逻辑器件.pptx

想预览更多内容,点击预览全文

申明敬告:

本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己完全接受本站规则且自行承担所有风险,本站不退款、不进行额外附加服务;如果您已付费下载过本站文档,您可以点击这里二次下载

文档介绍

8.1可编程逻辑器件概述;8.1.1 PLD的分类;1.简单可编程逻辑器件;2.复杂可编程逻辑器件;3.现场可编程门阵列;8.1.2 PLD的开发流程;(1)设计输入;(2)功能仿真;(3)设计实现;(4)时序仿真;(5)器件下载;(6)器件测试;8.1.3 PLD的逻辑表示;;2.逻辑阵列的PLD表示;;3.缓冲器的PLD表示;8.2 通用阵列逻辑GAL;;图8-5

GAL16V8内部结构图; (1) GAL16V8的电路结构 ;GAL16V8的结构特点;GAL16V8的结构特点;GAL16V8的结构特点;(2) OLMC的内部电路构成;OLMC的内部电路构成;OLMC的内部电路构成;OLMC的内部电路构成;OLMC的内部电路构成;2.GAL的工作模式和逻辑组态;2.GAL的工作模式和逻辑组态;表8-1 OLMC的工作模式和逻辑组态;表8-2 OLMC逻辑组态和有关控制位的关系;8.2.2 GAL的编程;利用GAL器件进行逻辑设计时,一般要经过以下几步:;;GAL器件的编程方式;GAL器件的编程方式;8.3 复杂可编程逻辑器件CPLD;8.3.1 Altera MAX7000系列CPLD简介;表8-3 常用MAX7000系列器件特性 ;MAX7000系列器件的技术特点:;表8-4 MAX7000系列部分器件的封装形式和I/O数目;MAX7000系列器件的内部结构 ;;8.3.2 EPM7128S;;;; 1.宏单元;宏单元结构图;;可编程触发器的控制方式;2.扩展乘积项 ;(1)共享扩展项;(1)共享扩展项 ;(2)并联扩展项 ;(2)并联扩展项;(2)并联扩展项;3.可编程连线阵列PIA;;4. I/O控制块;I/O控制结构 ;8.4 现场可编程门阵列FPGA;;8.4.1 Altera公司的FLEX10K系列器件的技术性能简介;;;表8-5 常用的FLEX10K系列器

最近下载